인텔로고

인텔 Quartus 프라임 프로 에디션 소프트웨어

인텔-Quartus-Prime-Pro-Edition-Software-product-image

제품 정보

Questa*-Intel FPGA Edition은 설계용으로 설계된 소프트웨어입니다.
장치 프로그래밍 전에 시뮬레이션 및 검증. 시뮬레이션 생성이 포함됩니다. files, 시뮬레이션 모델 컴파일, 시뮬레이션 실행 및 view결과를 보고 있습니다. 이 소프트웨어는 유료 및 무료 버전으로 제공되며 Questa-Intel FPGA Starter Edition은 무료 버전입니다. 소프트웨어는 FPGA 소프트웨어 다운로드 센터 페이지에서 다운로드할 수 있으며 인텔 FPGA 셀프 서비스 라이선스 센터(SSLC)에서 얻을 수 있는 유효한 소프트웨어 라이선스가 필요합니다.

제품 사용 지침

필수 조건
Questa*-인텔 FPGA 에디션 소프트웨어를 사용하기 전에 유효한 소프트웨어 라이센스가 있는지 확인하십시오. 유료 및 무료 버전 모두 라이선스가 필요하지만 Questa-Intel FPGA Starter Edition 라이선스는 무료입니다. 소프트웨어를 다운로드하려면 FPGA 소프트웨어 다운로드 센터 페이지를 방문하여 원하는 Intel Quartus Prime Pro 소프트웨어 에디션, 운영 체제를 선택하고 Questa-Intel FPGA 에디션(스타터 에디션 포함) 소프트웨어를 다운로드하십시오. file(에스).

설계 시뮬레이션 단계

  1. 전 열기amp르 디자인: 디자인 예를 엽니다.amp사용 설명서 6페이지에 언급된 파일.
  2. EDA 도구 설정 지정: 7페이지에서 EDA 도구 설정을 지정합니다.
  3. 시뮬레이터 설정 스크립트 템플릿 생성: 8페이지의 시뮬레이터 설정 스크립트 템플릿을 생성합니다.
  4. 시뮬레이션 스크립트 만들기: 9페이지의 시뮬레이션 스크립트를 생성합니다.
  5. 설계 컴파일 및 시뮬레이션: 12페이지의 설계를 컴파일하고 시뮬레이션합니다.
  6. View 신호 파형: View 13페이지의 신호 파형.
  7. 시뮬레이션에 신호 추가: 15페이지의 시뮬레이션에 신호를 추가합니다.
  8. 시뮬레이션 재실행: 16페이지의 시뮬레이션을 다시 실행하십시오.

이 사용 설명서는 설계 예를 시뮬레이션하기 위한 기본 기능을 제공합니다.amp6페이지에 언급된 파일. 고급 기능이 있는 다른 사용 사례를 사용하고 디자인을 시뮬레이션하기 위해 추가 정보가 필요한 경우 /questa_fe/docs/pdf_docs 디렉토리에서 제공되는 Siemens*의 Questa*-Intel FPGA Edition 문서를 참조하십시오. .

Questa*-인텔® FPGA 에디션 빠른 시작 인텔® Quartus® 프라임 프로 에디션

이 문서는 Questa*-인텔 FPGA 에디션 시뮬레이터에서 인텔® Quartus® 프라임 프로 에디션 디자인을 시뮬레이션하는 방법을 보여줍니다.

메모:
이 문서는 설계 예를 시뮬레이션하기 위한 요구 사항을 수용하기 위해 기본 기능으로 특별히 준비되었습니다.ampOpen the Ex에서 언급된 leamp6페이지의 디자인. 고급 기능과 함께 다른 사용 사례를 사용하려고 하고 디자인을 시뮬레이션하기 위해 추가 정보가 필요한 경우 /questa_fe/docs/pdf_docs 디렉토리.
설계 시뮬레이션은 장치 프로그래밍 전에 설계를 검증합니다. 설계 시뮬레이션에는 시뮬레이션 생성이 포함됩니다. files, 시뮬레이션 모델 컴파일, 시뮬레이션 실행 및 view결과를 보고 있습니다. 다음 단계에서는 이 흐름을 설명합니다.

  1. 3페이지의 전제 조건
  2. 전 열기amp6페이지의 디자인
  3. 7페이지의 EDA 도구 설정 지정
  4. 8페이지의 시뮬레이터 설정 스크립트 템플릿 생성
  5. 9페이지의 시뮬레이션 스크립트 만들기
  6. 12페이지의 설계 컴파일 및 시뮬레이션
  7. View 13페이지의 신호 파형
  8. 15페이지의 시뮬레이션에 신호 추가
  9. 16페이지의 시뮬레이션 재실행

필수 조건
Questa*-인텔 FPGA 에디션 및 Questa-인텔 FPGA 스타터 에디션 소프트웨어에는 모두 유효한 소프트웨어 라이선스가 필요합니다. 그러나 Questa-Intel FPGA 스타터 에디션 라이선스는 무료입니다.
Questa-Intel FPGA 에디션 및 Questa-Intel FPGA 스타터 에디션 소프트웨어 다운로드
개별 실행 파일로 소프트웨어를 다운로드하려면 files:

  1. FPGA 소프트웨어 다운로드 센터 페이지를 방문하십시오.
  2. 왼쪽 필터 창을 사용하여 다음 단계를 수행하여 검색 결과를 구체화합니다.
    • Intel Quartus Prime Design 소프트웨어 옵션을 선택합니다. 여기에는 XNUMX개의 Intel Quartus Prime 소프트웨어 에디션(Pro, Standard 또는 Lite)이 표시됩니다.
    • Intel Quartus Prime Pro 소프트웨어 에디션을 선택합니다. 지원되는 소프트웨어 버전 목록이 표시됩니다.
    • 운영 체제(Linux 또는 Microsoft Windows*)를 선택합니다.
  3. 세분화된 페이지 목록에서 원하는 페이지를 클릭하여 소프트웨어를 다운로드합니다.
  4. 다운로드 섹션에서 개인을 클릭합니다. File탭.
  5. Questa-Intel FPGA 에디션(스타터 에디션 포함) 소프트웨어 다운로드 file(s) 각 아래의 다운로드 버튼을 클릭하여 file 이름.

추가 정보는 인텔 FPGA 소프트웨어 설치 및 라이선스에서 인텔 FPGA 소프트웨어 다운로드 및 설치를 참조하십시오.

라이선스 생성
Intel FPGA Self Service Licensing Center(SSLC)에서 Questa-Intel FPGA Edition 및 Questa-Intel FPGA Starter Edition 소프트웨어에 대한 라이센스를 얻을 수 있습니다. SSLC에 대한 액세스 권한이 없는 경우 먼저 SSLC 등록을 완료하고 Intel FPGA Self Service Licensing Center(SSLC) 등록을 방문하여 계정을 생성해야 합니다.
라이센스를 생성하려면 다음 단계를 따르십시오.

  1. Intel FPGA Self-Service Licensing Center(SSLC)로 이동합니다.
  2. 메뉴 모음에서 평가판 등록 또는 무료 라이선스 옵션을 선택합니다.
  3. 표시된 제품 목록에서 Questa-Intel FPGA Starter Edition SW-QUESTA 옵션을 선택합니다.
  4. 좌석 수 열 아래에 필요한 좌석 수를 입력하십시오.
  5. 라이센스 사용 조건을 읽으십시오.
  6. "본인은 아래에 나열된 이 라이센스의 사용 조건을 읽었으며 이에 동의합니다" 확인란을 선택합니다.
  7. 라이선스 받기를 클릭합니다. 라이선스를 할당할 컴퓨터를 묻는 팝업 창이 표시됩니다. 다음 옵션 중 하나를 사용할 수 있습니다.
    • 옵션 1: 라이선스를 새 컴퓨터에 할당하려면 새 컴퓨터 만들기를 클릭합니다. 필요한 하드웨어 및 라이센스 유형에 대한 정보를 제공해야 합니다. 라이센스 유형에 대한 정보는 인텔 FPGA 소프트웨어 라이센스 유형을 참조하십시오. 컴퓨터 하드웨어에 대한 정보를 추출하는 방법에 대한 자세한 내용은 라이선스를 요청할 때 필요한 하드웨어 정보를 참조하십시오.
    • 옵션 2: 기존 컴퓨터 할당을 클릭하고 이전에 My Intel 계정에서 생성한 컴퓨터 이름/NIC ID를 검색합니다. 에게 view 컴퓨터 목록에서 다음 옵션을 사용하십시오.
      • License Assistant를 방문하여 기본 컴퓨터로 라이선스 재생성 ➤를 선택하십시오. View 모든 컴퓨터 및 선택
      • SSLC 메뉴 표시줄에서 컴퓨터 및 라이선스를 클릭합니다. Files 원하는 옵션을 선택합니다.
  8. 생성을 클릭합니다. 등록된 이메일 주소에 라이선스가 첨부된 이메일을 받게 됩니다.
  9. license.dat 저장 file 컴퓨터에서(예:amp파일, ~/ intelFPGA_pro/LR-xxxxxx_License.dat).

메모:
Questa-Intel FPGA Edition 및 Questa-Intel FPGA Starter Edition 소프트웨어를 사용하기 전에 라이센스 위치를 가리키도록 환경 변수를 설정해야 합니다.
Questa-Intel FPGA Starter Edition 소프트웨어 라이선스 설정
license.dat를 받고 저장한 후 file 컴퓨터에서 다음 지침을 따르십시오.

Windows 시스템에서

  1. 이 PC로 이동하여 마우스 오른쪽 버튼을 클릭하고 속성을 선택합니다.
  2. 고급 시스템 설정을 클릭합니다.
  3. 고급 탭에서 환경 변수를 선택합니다.
  4. 시스템 변수에서 이름이 LM_LICENSE_인 새 변수를 만듭니다.FILE 그리고 가치 file 경로>.
  5. 확인을 클릭하고 Questa 소프트웨어를 다시 시작하십시오.
    또는 명령 프롬프트를 열고 다음 명령을 실행하여 LM_LICENSE_FILE 환경 변수:
    세트엑스 LM_LICENSE_FILE <path_to_license_file>;%LM_LICENSE_FILE%
    예를 들어amp파일: setx LM_LICENSE_FILE C:\intelFPGA
    \license.dat;%LM_LICENSE_FILE%

리눅스 시스템에서
명령 프롬프트 창에서 다음 명령 중 하나를 실행합니다.
LM_LICENSE_ 내보내기FILE= :$LM_LICENSE_FILE
setenv LM_LICENSE_FILE “file>”

라이선스 갱신
소프트웨어 라이센스는 구입일로부터 12개월 후에 만료됩니다. 만료된 라이센스를 갱신하려면 file, SSLC를 다시 방문하십시오. 구매한 버전에 대해서만 라이선스를 갱신할 수 있습니다.

관련 정보

  • Questa-Intel FPGA 에디션의 새로운 기능
  • 인텔 FPGA 소프트웨어 설치 및 라이선스
  • 공통 라이선스 Q & A
  • 라이선스 취득 및 관리 방법
  • 라이센스 데몬을 얻을 수 있는 곳

전 열기amp르 디자인
PLL_RAM 예amp파일 설계에는 기본 시뮬레이션 흐름을 시연하기 위한 Intel FPGA IP 코어가 포함됩니다. 디자인 ex를 열려면 다음 단계를 수행하십시오.amp르 :

  1. Quartus_Pro_PLL_RAM.zip 디자인 ex를 다운로드하고 압축을 풉니다.amp르.
  2. Intel Quartus Prime Pro Edition 소프트웨어 버전 21.3을 실행합니다.
  3. 전을 열려면amp디자인 프로젝트 클릭 File ➤ 프로젝트 열기, pll_ram.qpf 프로젝트 선택 file을 클릭한 다음 확인을 클릭합니다.

그림 1. Intel Quartus Prime Pro Edition의 pll_ram 프로젝트

인텔-Quartus-Prime-Pro-Edition-Software-1

EDA 도구 설정 지정
EDA 도구 설정을 지정하여 시뮬레이션 생성 file다음 단계를 수행하여 지원되는 시뮬레이터의 경우:

  1. Intel Quartus Prime 소프트웨어에서 할당 ➤ 설정 ➤ EDA 도구 설정을 클릭합니다.
  2. 시뮬레이션에서 도구 이름으로 Questa Intel FPGA를 선택합니다. 출력 넷리스트 및 출력 디렉토리의 형식에 대한 기본 설정을 유지하십시오.

그림 2. EDA 도구 설정

인텔-Quartus-Prime-Pro-Edition-Software-2

시뮬레이터 설정 스크립트 템플릿 생성
시뮬레이터 설정 스크립트는 설계에서 IP 코어를 시뮬레이션하는 데 도움이 됩니다. ex의 IP 모듈에 대한 벤더별 시뮬레이터 설정 스크립트 템플릿을 생성하려면 다음 단계를 따르십시오.amp르 디자인. 그런 다음 특정 시뮬레이션 목표에 맞게 이 템플릿을 사용자 정의할 수 있습니다.

  1. 디자인을 컴파일하려면 처리 ➤ 컴파일 시작을 클릭하십시오. 컴파일이 완료되면 메시지 창에 표시됩니다.
  2. 도구 ➤ IP용 시뮬레이터 설정 스크립트 생성을 클릭합니다. 기본 출력 디렉터리를 유지하고 설정 스크립트에 대한 설정이 가능할 때마다 상대 경로 사용 file. 설정 스크립트 템플릿과 두 개의 하위 폴더인 멘토/ 및 comman/이 지정한 디렉터리에 생성됩니다.

그림 3. 시뮬레이터 설정 스크립트 IP 생성 대화 상자

인텔-Quartus-Prime-Pro-Edition-Software-3

시뮬레이션 스크립트 만들기
프로젝트에서 IP 코어를 시뮬레이션하는 특정 명령을 활성화하는 시뮬레이션 스크립트를 생성합니다.

  1. 텍스트 편집기에서 /Quartus_PRO_PLL_RAM/mentor/msim_setup.tcl을 엽니다. file.
  2. 새 텍스트 만들기 file 멘토_엑스라는 이름으로ample.do를 만들고 /PLL_RAM/mentor/ 디렉토리에 저장합니다.
  3. msim_setup.tcl에서 file, TOP-LEVEL TEMPLATE – BEGIN 및 TOP-LEVEL TEMPLATE – END 주석에 포함된 코드 섹션을 복사한 다음 이 코드를 새 멘토_ex에 붙여넣습니다.amp르도 file.
  4. 멘토엑스에서amp르도 file, 컴파일 명령을 활성화하려면 다음 강조 표시된 행 앞에 있는 단일 파운드(#) 문자를 삭제하십시오.
    인텔-Quartus-Prime-Pro-Edition-Software-4
    그림 4. 스크립트에서 강조 표시된 시뮬레이션 명령의 주석 해제
  5. Mentor_ex에서 다음 줄을 바꿉니다.ample.do 스크립트:
    표 1. Mentor_ex에 값 지정ample.do 스크립트
    이 줄 바꾸기 이 라인으로  
    QSYS_SIMDIR 설정    
    QSYS_SIMDIR 설정 ../    
       
    계속되는…  
      이 줄 바꾸기 이 라인으로
      브이로그 files>  
      vlog -vlog01compat -작업 작업 ../PLL_RAM.v

    vlog -vlog01compat -작업 작업 ../UP_COUNTER_IP/UP_COUNTER_IP.v vlog -vlog01compat -작업 작업 ../DOWN_COUNTER_IP/DOWN_COUNTER_IP.v vlog -vlog01compat -작업 작업 ../ClockPLL/ClockPLL.v

    vlog -vlog01compat -작업 작업 ../RAMhub/RAMhub.v vlog -vlog01compat -작업 작업 ../testbench_1.v

     
      TOP_LEVEL_NAME 설정

     
      TOP_LEVEL_NAMETB 설정  
       
      엘랩  
      elab_debug(elab_debug는 파형의 모든 신호를 보존하는 데 사용되는 vsim -voptargs=+acc를 평가합니다.)  
      실행 -a  
      웨이브 추가 * view 구조 view 신호 실행 -모두  
  6. /Quartus_PRO_PLL_RAM/mentor/mentor_ex를 저장합니다.amp르도 file. 다음 그림은 Mentor_ex를 보여줍니다.amp르도 file 개정이 완료된 후:
    그림 5. 완성된 최상위 IP 시뮬레이션 설정 스크립트
    인텔-Quartus-Prime-Pro-Edition-Software-5

설계 컴파일 및 시뮬레이션
최상위 멘토_ex 실행ampQuesta*-Intel FPGA Edition 소프트웨어의 le.do 스크립트를 사용하여 다음 단계를 수행하여 설계를 컴파일하고 시뮬레이션합니다.

  1. Questa*-인텔 FPGA 에디션 소프트웨어를 시작합니다. Questa*-인텔 FPGA 에디션 GUI는 시뮬레이션 요소를 별도의 창과 탭에 구성합니다.
  2. PLL_RAM 프로젝트 디렉터리에서 testbench_1.v 및 멘토/mentor_ex를 엽니다.amp르도 files.
  3. 성적 증명서 창을 표시하려면 View ➤ 성적표. Transcript 창에서 직접 Questa*-Intel FPGA Edition에 대한 명령을 입력합니다.
  4. Transcript 창에 다음 명령을 입력한 다음 Enter 키를 누릅니다.amp르도

디자인은 Mentor_ex의 사양에 따라 컴파일되고 시뮬레이션됩니다.ample.do 스크립트. 다음 그림은 Questa*-Intel FPGA Edition 시뮬레이터를 보여줍니다.

그림 6.Questa*-인텔 FPGA 에디션 GUI

인텔-Quartus-Prime-Pro-Edition-Software-6

View 신호 파형
다음 단계를 따르세요. view testbench_1.v 시뮬레이션 파형의 신호:

  1. 웨이브 창을 클릭합니다. 시뮬레이션 파형은 테스트벤치가 지정한 대로 11030ns에서 끝납니다. Wave 창에는 CLOCK, WE, OFFSET, RESET_N 및 RD_DATA 신호가 나열됩니다.
    그림 7. Questa-Intel FPGA 에디션 웨이브 창
    인텔-Quartus-Prime-Pro-Edition-Software-7
  2. Sim 탭을 클릭하여 view 최상위 pll_ram.v 디자인의 신호. Sim 창은 Objects 창과 동기화됩니다.
  3. sim 탭에서 tb 폴더를 확장하여 view 최상위 모듈 신호.
  4. Test1 폴더를 확장하십시오. 개체 창에 UP_module이 표시됩니다.
    DOWN_module, PLL_module 및 RAM_module 신호.
  5. Sim 창에서 Test1 아래의 모듈을 선택하여 개체 창에 모듈의 신호를 표시합니다.
    그림 8. Questa-Intel FPGA Edition Sim 및 개체 창
    8intel-Quartus-Prime-Pro-Edition-소프트웨어-7
  6. View 시뮬레이션 라이브러리 file라이브러리 창에 있습니다.
    그림 9. Questa-Intel FPGA 에디션 라이브러리 창
    인텔-Quartus-Prime-Pro-Edition-Software-9

시뮬레이션에 신호 추가
CLOCK, WE, OFFSET, RESET_N 및 RD_DATA 신호는 최상위 설계에서 이러한 I/O를 정의하기 때문에 Wave 창에 자동으로 나타납니다. 또한 선택적으로 내부 신호를 시뮬레이션에 추가할 수 있습니다.
시뮬레이션에 신호를 추가하려면 다음 단계를 수행하십시오.

  1. 개체 창에서 UP_module, DOWN_module, PLL_module 및 RAM_module 모듈을 찾습니다.
  2. 개체 창에서 RAM_module을 선택하여 view 모듈의 입력 및 출력.
    그림 10. Wave 창에 신호 추가
    인텔-Quartus-Prime-Pro-Edition-Software-10
  3. rdaddress를 마우스 오른쪽 버튼으로 클릭한 다음 Add Wave를 클릭하여 다운 카운터와 이중 포트 RAM 모듈 사이에 내부 신호를 추가합니다.
  4. wraddress를 마우스 오른쪽 버튼으로 클릭한 다음 Add Wave를 클릭하여 업 카운터와 이중 포트 RAM 모듈 사이에 내부 신호를 추가합니다. 또는 이러한 신호를 Objects 창에서 Wave 창으로 끌어다 놓을 수 있습니다.
  5. 시뮬레이션 ➤ 실행 ➤ 계속을 클릭하여 추가한 새 신호에 대한 파형을 생성하십시오.

시뮬레이션 재실행
Wave 창에 신호를 추가하거나 testbench_1.v를 수정하는 등 시뮬레이션 설정을 변경한 경우 시뮬레이션을 다시 실행해야 합니다. file. 시뮬레이션을 다시 실행하려면 다음 단계를 따르십시오.

  1. Questa-Intel FPGA Edition 시뮬레이터에서 Simulate ➤ Restart를 클릭하십시오.
  2. 기본 옵션을 유지하고 확인을 클릭합니다. 이러한 옵션은 필요한 신호와 설정을 유지하면서 파형을 지우고 시뮬레이션 시간을 다시 시작합니다. 또는 /PLL_RAM/mentor/mentor_ex를 다시 실행할 수 있습니다.amp명령줄에서 시뮬레이션을 다시 실행하는 le.do 스크립트.
  3. 시뮬레이트 ➤ 실행 ➤ 모두 실행을 클릭하십시오. testbench_1.v file 테스트벤치 사양에 따라 시뮬레이션합니다. 시뮬레이션을 계속하려면 시뮬레이션 ➤ 실행 ➤ 계속을 클릭하십시오. 이 명령은 중지 버튼을 클릭할 때까지 시뮬레이션을 계속합니다.

Questa-Intel FPGA Edition과 ModelSim*의 알려진 차이점 - Intel FPGA Edition

다음 표에는 Questa-Intel FPGA Edition과 ModelSim* – Intel FPGA Edition 간의 주요 차이점이 나열되어 있습니다.

표 2. 알려진 차이점 및 사용자 조치

알려진 차이점 Questa-Intel FPGA 에디션에 대한 조치
Questa-Intel FPGA 에디션 ModelSim – 인텔 FPGA 에디션
시뮬레이터 실행 경로는 ~ 아니다 자동 입력 도구 옵션 EDA 도구 옵션. 시뮬레이터 실행 경로는 자동으로 채워집니다. 도구 옵션 EDA 도구 옵션. 지침을 따르십시오 EDA 지정 도구 설정 실행 경로를 지정하려면 7페이지를 참조하십시오.
ModelSim – Intel FPGA Edition EDA 도구 설정으로 기존 프로젝트를 열면 Intel Quartus Prime 소프트웨어가 ModelSim – Intel FPGA Edition을 Questa-Intel FPGA Edition으로 대체합니다. ModelSim – Intel FPGA Edition이 더 이상 유효하지 않기 때문입니다. 아무런 조치도 필요하지 않습니다.
시뮬레이터는 정교화 중에 다음 메시지와 함께 실패할 수 있습니다.
오류(억제 가능): (vopt-14408) Intel FPGA
에디션 권장 용량은 비 OEM 인스턴스 5000개입니다.


이 오류는 시뮬레이터의 설계 용량을 초과할 때 발생합니다.

동일한 메시지가 경고 메시지로 발행됩니다. 이 오류를 억제하고 시뮬레이션을 계속하십시오. 그러나 시뮬레이션은 30배 더 느리게 실행됩니다.
기본적으로 시뮬레이터는 파형에 대한 신호를 보존하지 않습니다. view주고받음. 파형에 대한 신호를 항상 보존 view주고받음. +acc와 같은 vsim 또는 vopt 옵션을 지정하여 명시적으로 신호를 보존합니다. 인용하다 시뮬레이션에 신호 추가 자세한 내용은 15페이지를 참조하세요.
Windows 실행 파일은 vsim.exe로 시뮬레이터를 시작합니다. file. Windows 실행 파일은 modelsim.exe로 시뮬레이터를 시작합니다. file. vsim.exe로 시뮬레이터를 시작합니다. file.
Questa-Intel FPGA 스타터 에디션은 무료이지만 무료 라이선스가 필요합니다. ModelSim – 인텔 FPGA 스타터 에디션에는 라이선스가 필요하지 않습니다. Intel에서 무료로 Questa-Intel FPGA 스타터 에디션 라이선스를 얻습니다.

Questa*-인텔 FPGA 에디션 시뮬레이션 빠른 시작 인텔 Quartus Prime Pro 에디션 개정 내역

문서 버전 인텔 Quatus 프라임 버전 변화
2022.03.28 21.3 주제를 추가함 필수 조건.
2021.10.04 21.3 최초 출시.

인텔사. 판권 소유. 인텔, 인텔 로고 및 기타 인텔 마크는 인텔사 또는 그 자회사의 상표입니다. Intel은 Intel의 표준 보증에 따라 FPGA 및 반도체 제품의 성능을 현재 사양으로 보증하지만 언제든지 통지 없이 제품 및 서비스를 변경할 수 있는 권한을 보유합니다. 인텔은 인텔이 서면으로 명시적으로 동의한 경우를 제외하고 여기에 설명된 정보, 제품 또는 서비스의 응용 프로그램 또는 사용으로 인해 발생하는 책임을 지지 않습니다. 인텔 고객은 게시된 정보에 의존하기 전에 그리고 제품이나 서비스를 주문하기 전에 장치 사양의 최신 버전을 확인하는 것이 좋습니다.
*다른 이름과 브랜드는 다른 사람의 재산이라고 주장될 수 있습니다.

문서 / 리소스

인텔 Quartus 프라임 프로 에디션 소프트웨어 [PDF 파일] 사용자 가이드
Quartus Prime Pro 에디션, 소프트웨어, Quartus Prime Pro 에디션 소프트웨어
인텔 Quartus 프라임 프로 에디션 소프트웨어 [PDF 파일] 사용자 가이드
버전 22.3, Quartus Prime Pro Edition 소프트웨어, Quartus Prime, Pro Edition 소프트웨어, Quartus Prime Pro Edition, 소프트웨어

참고문헌

댓글을 남겨주세요

이메일 주소는 공개되지 않습니다. 필수 항목은 표시되어 있습니다. *