인텔 Quartus Prime 디자인 소프트웨어

소개
Intel® Quartus® Prime 소프트웨어는 FPGA, CPLD 및 SoC 설계를 위한 혁신적인 성능과 생산성을 제공하여 개념을 현실로 변환할 수 있는 빠른 경로를 제공합니다. Intel Quartus Prime 소프트웨어는 합성, 정적 타이밍 분석, 보드 수준 시뮬레이션, 신호 무결성 분석 및 공식 검증을 위한 다양한 타사 도구도 지원합니다.
| 인텔 쿼터스 초기 설계 소프트웨어 | 유효성 | ||||
| 찬성 판
($) |
기준 판
($) |
라이트 판
(비어 있는) |
|||
| 장치 지원 | 인텔® Agilex™ 시리즈 | P | |||
| 인텔® Stratix® 시리즈 | IV, V | P | |||
| 10 | P | ||||
| 인텔® Arria® 시리즈 | II | P1 | |||
| II, V | P | ||||
| 10 | P | P | |||
| 인텔® Cyclone® 시리즈 | IV, V | P | P | ||
| 10 엘피 | P | P | |||
| 10GX | P2 | ||||
| 인텔® MAX® 시리즈 | 10, XNUMX, XNUMX | P | P | ||
| 디자인 흐름 | 부분 재구성 | P | P3 | ||
| 블록 기반 설계 | P | ||||
| 증분 최적화 | P | ||||
| 디자인 입력/기획 | IP 베이스 제품군 |
P |
P |
구매 가능 | |
| 인텔® HLS 컴파일러 | P | P | P | ||
| 플랫폼 디자이너(표준) | P | P | |||
| 플랫폼 디자이너(Pro) | P | ||||
| 디자인 파티션 플래너 | P | P | |||
| 칩 플래너 | P | P | P | ||
| 인터페이스 플래너 | P | ||||
| 논리 잠금 영역 | P | P | |||
| 한국어: | P | P | P | ||
| 베릴로그 | P | P | P | ||
| 시스템베리로그 | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| 기능적 시뮬레이션 | Questa*-인텔® FPGA 스타터 에디션 소프트웨어 | P | P | P | |
| Questa*-인텔® FPGA 에디션 소프트웨어 | P5 | P5 | P 65 | ||
| 편집
(합성 및 장소 및 경로) |
Fitter(장소 및 경로) | P | P | P | |
| 조기 배치 | P | ||||
| 리타임 등록 | P | P | |||
| 프랙탈 합성 | P | ||||
| 멀티프로세서 지원 | P | P | |||
| 타이밍 및 전력 검증 | 타이밍 분석기 | P | P | P | |
| 디자인 스페이스 익스플로러 II | P | P | P | ||
| 전력 분석기 | P | P | P | ||
| 전력 및 열 계산기 | P6 | ||||
| 시스템 내 디버그 | 신호 탭 로직 분석기 | P | P | P | |
| 트랜시버 툴킷 | P | P | |||
| 인텔 고급 링크 분석기 | P | P | |||
| 운영 체제(OS) 지원 | Windows/Linux 64비트 지원 | P | P | P | |
| 가격 | 고정 구매 – $3,995
플로트 – $4,995 |
고정 구매 – $2,995
플로트 – $3,995 |
무료 | ||
| 다운로드 | 지금 다운로드 | 지금 다운로드 | 지금 다운로드 | ||
노트
- 지원되는 유일한 Arria II FPGA는 EP2AGX45 장치입니다.
- Intel Cyclone 10 GX 장치 지원은 Pro Edition 소프트웨어에서 무료로 제공됩니다.
- Cyclone V 및 Stratix V 장치에만 사용할 수 있으며 부분 재구성 라이센스가 필요합니다.
- 언어 지원이 제한적입니다.
- 추가 라이센스가 필요합니다.
- Intel Quartus Prime 소프트웨어에 통합되어 있으며 독립 실행형 도구로 사용 가능합니다. Intel Agilex 및 Intel Stratix 10 장치만 지원합니다.
추가 개발 도구
| OpenCLTM용 인텔® FPGA SDK | •추가 라이센스가 필요하지 않습니다. • Intel Quartus Prime Pro/Standard Edition 소프트웨어에서 지원됩니다. •소프트웨어 설치 file Intel Quartus Prime Pro/Standard Edition 소프트웨어와 OpenCL 소프트웨어가 포함되어 있습니다. |
| 인텔 HLS 컴파일러 | •추가 라이센스가 필요하지 않습니다. • 이제 별도로 다운로드할 수 있습니다. • Intel Quartus Prime Pro Edition 소프트웨어에서 지원됩니다. |
| 인텔® FPGA용 DSP 빌더 | •추가 라이센스가 필요합니다. • Intel FPGA용 DSP Builder(Advanced Blockset만 해당)는 Intel Agilex, Intel Stratix 10, Intel Arria 10 및 Intel Cyclone 10 GX 장치용 Intel Quartus Prime Pro Edition 소프트웨어에서 지원됩니다. |
|
Nios® II 임베디드 디자인 스위트 |
•추가 라이센스가 필요하지 않습니다. • Intel Quartus Prime 소프트웨어의 모든 버전에서 지원됩니다. •Nios II 소프트웨어 개발 도구 및 라이브러리가 포함되어 있습니다. |
| 인텔® SoC FPGA 임베디드 개발 제품군(SoC EDS) | • 인텔® SoC FPGA용 Arm* Development Studio(인텔® SoC FPGA용 Arm* DS)에 대한 추가 라이선스가 필요합니다. • SoC EDS Standard Edition은 Intel Quartus Prime Lite/Standard Edition 소프트웨어에서 지원되고 SoC EDS Pro Edition은 Intel Quartus Prime Pro Edition 소프트웨어에서 지원됩니다. |
OpenCL 및 OpenCL 로고는 Apple Inc.의 상표이며 Khronos의 허가를 받아 사용됩니다.
Intel QUARTUS PRIME 디자인 소프트웨어 기능 요약
| 인터페이스 플래너 | 실시간 합법성 검사를 통해 I/O 설계를 신속하게 생성할 수 있습니다. |
| 핀 플래너 | 고밀도 및 핀 수가 많은 설계를 위한 핀 할당 및 관리 프로세스를 쉽게 합니다. |
| 플랫폼 디자이너 | 계층적 접근 방식과 네트워크 온 칩(Network-on-a-Chip) 아키텍처를 기반으로 하는 고성능 상호 연결을 사용하여 IP 기능과 하위 시스템(IP 기능 집합)을 통합하여 시스템 개발을 가속화합니다. |
| 기성품 IP 코어 | Intel 및 Intel의 타사 IP 파트너의 IP 코어를 사용하여 시스템 수준 설계를 구성할 수 있습니다. |
| 합성 | System Verilog 및 VHDL 2008에 대한 확장된 언어 지원을 제공합니다. |
| 스크립팅 지원 | 명령줄 작업 및 Tcl 스크립팅을 지원합니다. |
| 증분 최적화 | 설계 승인에 수렴하는 더 빠른 방법론을 제공합니다. 전통적인 정비사tage는 더 미세한 s로 분할됩니다.tag디자인 흐름을 더욱 효과적으로 제어할 수 있습니다. |
| 부분 재구성 | 다양한 기능을 실행하도록 재구성할 수 있는 물리적 영역을 FPGA에 생성합니다. 해당 지역에 구현된 기능에 대한 구성 비트스트림을 합성, 배치, 라우팅, 마감 타이밍 및 생성합니다. |
| 블록 기반 설계 흐름 | 프로젝트와 팀 전체에서 타이밍이 닫힌 모듈이나 설계 블록을 재사용할 수 있는 유연성을 제공합니다. |
| Intel® HyperflexTM FPGA 아키텍처 | Intel Agilex 및 Intel Stratix 10 장치에 향상된 코어 성능과 전력 효율성을 제공합니다. |
| 물리적 합성 | 성능을 향상시키기 위해 설계에 대한 포스트 배치 및 라우팅 지연 지식을 사용합니다. |
| 디자인 공간 탐색기(DSE) | 최적의 결과를 찾기 위해 Intel Quartus Prime 소프트웨어 설정 조합을 자동으로 반복하여 성능을 향상시킵니다. |
| 광범위한 교차 조사 | 검증 도구와 설계 소스 간의 교차 프로빙 지원 제공 files. |
| 최적화 고문 | 성능, 리소스 사용량 및 전력 소비를 개선하기 위한 설계별 조언을 제공합니다. |
| 칩 플래너 | 소규모의 배치 후 및 라우팅 설계 변경을 몇 분 만에 구현함으로써 타이밍 종료를 유지하면서 검증 시간을 단축합니다. |
| 타이밍 분석기 | 기본 Synopsys Design Constraint(SDC) 지원을 제공하고 복잡한 타이밍 제약 조건을 생성, 관리 및 분석하고 고급 타이밍 검증을 신속하게 수행할 수 있습니다. |
| 신호 탭 로직 분석기 | 가장 많은 채널, 가장 빠른 클럭 속도, 가장 큰 s를 지원합니다.amp파일 깊이와 임베디드 로직 분석기에서 사용할 수 있는 가장 진보된 트리거링 기능을 제공합니다. |
| 시스템 콘솔 | 읽기 및 쓰기 트랜잭션을 사용하여 실시간으로 FPGA를 쉽게 디버깅할 수 있습니다. 또한 데이터를 모니터링하고 FPGA로 보내는 데 도움이 되는 GUI를 빠르게 생성할 수 있습니다. |
| 전력 분석기 | 동적 및 정적 전력 소비를 모두 정확하게 분석하고 최적화할 수 있습니다. |
| 디자인 어시스턴트 | 필요한 반복 횟수를 줄이고 다양한 상황에서 도구가 제공하는 목표 지침을 통해 더 빠른 반복을 가능하게 하여 더 빠르게 설계를 완료할 수 있게 해주는 설계 규칙 검사 도구입니다.tag컴파일의 es. |
| 프랙탈 합성 | Intel Quartus Prime 소프트웨어를 사용하면 FPGA의 논리 리소스에 산술 연산을 효율적으로 패키징하여 성능을 크게 향상시킬 수 있습니다. |
| EDA 파트너 | 합성, 기능 및 타이밍 시뮬레이션, 정적 타이밍 분석, 보드 레벨 시뮬레이션, 신호 무결성 분석 및 형식 검증을 위한 EDA 소프트웨어 지원을 제공합니다. 전체 파트너 목록을 보려면 다음을 방문하세요. |
시작하기 단계
- 1단계: 무료 Intel Quartus Prime Lite Edition 소프트웨어를 다운로드하세요. www.intel.com/quartus
- 2단계: Intel Quartus Prime 소프트웨어 대화형 튜토리얼을 통해 학습하세요. 설치 후 시작 화면에서 대화형 튜토리얼을 엽니다.
- 3단계: 다음에서 교육에 등록하세요. www.intel.com/fpgatraining
© 인텔사. 인텔, 인텔 로고 및 기타 인텔 마크는 인텔사 또는 그 자회사의 상표입니다. 다른 이름과 브랜드는 다른 사람의 자산으로 주장될 수 있습니다.
문서 / 리소스
![]() |
인텔 Quartus Prime 디자인 소프트웨어 [PDF 파일] 사용자 가이드 Quartus Prime 디자인 소프트웨어, 프라임 디자인 소프트웨어, 디자인 소프트웨어, 소프트웨어 |





